Cacheable area OPTi 82C700/82C701 FireStar+

  • Hat jemand eine Ahnung was die cacheable area eines OPTi 82C700/82C701 FireStar+ bei 512KB L2 Cache ist? Ist verbaut in einem Presario 1234, K6-Ära. Zu den Speicherbausteinen auf dem Mobo gibt es keine Angaben.

    Diese Rechnung da https://www.vogons.org/viewtopic.php?p=888891#p888891 hilft mir nicht wirklich, schon das P5A von ASUS hat unterschiedliche Cachable Areas bei gleicher L2 Menge, ausgehend von der Chipsatzrevision.

    Einmal editiert, zuletzt von freaked (31. August 2021 um 14:50)

  • Das hängt wohl primär mit dem Tag-RAM zusammen (bei den ersten Sockel 7 Boards wie Intel TX limitierte der Chipsatz perse an sich.)

    Ne Formel:

    "MVP3 chipset uses 8bit tag ram so cacheable size = cache size * 256 if dirty bit is disabled (default) or cache size * 128 if dirty bit is enabled."

    Laut

    http://www.opti-inc.com/ftp_file/pd015_10.pdf

    Gibt es einmal eine 8bit möglichkeit wo 7 bits für tag RAM genutzt werden können und eins fürs dirty bit, sowie auch 9bit für 8/1.

    per default ist es immer 8bit (7bit)

    also 512K * 256 = 128MB cacheable area maximum

    müsstest du mal schauen welcher TAG RAM verbaut ist, können auch ggf 2 sein die dann als 32Kx9 zusammengebastelt worden oder dirty bit enabled sein, dann is halt bei 64MB schluss.

    Einmal editiert, zuletzt von Blue (31. August 2021 um 14:51)

  • danke für den tipp, wie ich mir dachte sind es 64mb

    Einmal editiert, zuletzt von freaked (31. August 2021 um 16:20)

Jetzt mitmachen!

Du hast noch kein Benutzerkonto auf unserer Seite? Registriere dich kostenlos und nimm an unserer Community teil!